Pós-Graduação CCMC - ICMC - TRIENIO 2007-2009

Membro: Jorge Luiz e Silva

  • Currículo Lattes
  • Endereço profissional:
    Instituto de Ciências Matemáticas e de Computação. Av. Trabalhador São-carlense, 400 Centro 13560-970 - Sao Carlos, SP - Brasil
    Telefone: (16) 33738168 Ramal: 8168
    Fax: (16) 33739751
    URL da Homepage: http://www.icmc.usp.br/~jsilva

Artigos completos publicados em periódicos (2)

1.   SILVA, J. L. ; PONTARA, Kelton Augusto ; RODA, Valentim Obak . The C Compiler Generating a Source File in VHDL for a Dynamic Dataflow Machine being Executed Direct into a Hardware. WSEAS Transactions on Computers, v. 8, p. 1908-1916, 2009.
2.   Sacchetin ; LOPES, J. J. ; wolf ; SILVA, J. L. ; MARQUES, Eduardo . ANALYSIS AND IMPLEMENTATION OF LOCALIZATION AND MAPPING ALGORITHMS FOR MOBILE ROBOTS BASED ON RECONFIGURABLE COMPUTING. Latin American Applied Research, v. 37, p. 31-34, 2007.

Livros publicados/organizados ou edições (1)

1.   SILVA, J. L. . Reconfigurable Computing - Experiences and Perspectives. 1. ed. Marília: Fundação Eurípides Soares da Rocha (FEESR), 2000. v. 300. 294 p.

Capítulos de livros publicados (5)

1.   SILVA, J. L. ; PONTARA, Kelton Augusto ; RODA, Valentim Obak . The C Compiler generating a Source file in VHDL for a Dynamic Dataflow Machine. In: wseas. (Org.). Computers & Simulation in Modern Science. 200 ed. Istanbul: wseas press, 2009, v. 1, p. 125-128.
2.   SILVA, J. L. ; PONTARA, Kelton Augusto ; RODA, Valentim Obak . The C Compiler generating a Source file in VHDL for a Dynamic Dataflow Machine. In: WSEAS. (Org.). Mathematical Methods and Applied Computing. 1 ed. Istanbul: WSEAS, 2009, v. 1, p. 33-36.
3.   SILVA, J. L. ; VERONESI, Ricardo Luis Martins . Embedded Soft Processors. In: Eduardo Boemo; Gustavo Sutter; Eliás Todorovich; Sergio López-Buedo. (Org.). FPGA-BASED SYSTEMS. Tandil, Argentina: Papier S.A., 2006, v. , p. 99-106.
4.   SILVA, J. L. ; HUNG, D. L. ; ARAGãO, A. ; MARQUES, Eduardo ; HILLESLAND, K. . A Recurrent Neural Network Based Parallel machine for Solving Simultaneous Linear Equations.. In: Cihan H. Dagli; Metin Akay; Okan Ersoy; Benito R. Fernández; Alice Smith. (Org.). Intelligent Engineering Systems Through Artificial Neural Networks - Smart Engineering Systems: Neural Networks, Fuzzy Logic, Data Mining, and Evolutionary Programming.. 1 ed. New York: ASME PRESS, 1997, v. 07, p. 987-992.
5.   SILVA, J. L. ; HUNG, D. L. ; ARAGãO, A. ; MARQUES, Eduardo ; HILLESLAND, K. . UB1 - A Recurrent Neural Network Based Parallel Machine for Solving Simultaneous Linear Equations. In: Díbio L. Borges. (Org.). 4th Brazilian Symposium on Neural Networks (SBRN97).. 1 ed. Los Alamitos: IEEE CS Press, 1997, v. 1, p. 14-18.

Trabalhos completos publicados em anais de congressos (36)

1.   SILVA, J. L. ; LOPES, J. J. ; PONTARA, Kelton Augusto ; RODA, Valentim Obak . CHIPCFLOW- A DYNAMIC DATAFLOWMACHINE USING DYNAMIC RECONFIGURABLE HARDWARE. In: 5th. IEEE - Southern Programmable Logic Conference - SPL 2009, 2009, São Carlos. SPL - V Southern Programmable Logic Conference, 2009. p. 1-4.
2.   SILVA, J. L. ; PONTARA, Kelton Augusto ; RODA, Valentim Obak ; LOPES, J. J. . The Compiler to convert C into a dataflow graph to be executed into the ChipCflow, a Dynamic Dataflow Machine. In: The IFIP International Conference on research and Practical Issues of Enterprise Information Systems an International Forum for Exploring the Research Frontier in EIS, 2009, Budai. The IFIP International Conference on research and Practical Issues of Enterprise Information Systems an International Forum for Exploring the Research Frontier in EIS, 2009. p. 1-10.
3.   SILVA, J. L. ; CORREIA, Vasco Martins . C commands Implemented direct into the hardware using the ChipCflow Machine. In: The Reconfigurable Computing and Applications Conference - JCRA, 2009, Alcalá. The Reconfigurable Computing and Applications Conference - JCRA, 2009. p. 1-9.
4.   Astolfi ; SILVA, J. L. . Execution of algorithms using a Dynamic Dataflow Model for Reconfigurable Hardware Commands in Dataflow Graph. In: The 3th IEEE - Southern Conference on Programmable Logic - SPL 2007, 2007, Mar del Plata. The 3th IEEE Southern Conference on Programmable Logic - SPL 2007, 2007. v. 0. p. 1-6.
5.   SILVA, J. L. ; BONATO, V. ; MENOTTI, R. ; CARDOSO, J. M. P. ; FERNANDES, Marcio M. . Using Mobile Robotics to Teach Reconfigurable Computing. In: The 1st IEEE International Workshop on Reconfigurable Computing Education, 2006, Karlsruhe. The 1st IEEE - International Workshop on Reconfigurable Computing Education, 2006. v. 0. p. 33-1-33-6.
6.   SILVA, J. L. ; VERONESI, Ricardo Luis Martins . RtrASSoc51 - rI2C (reconfigurable Inter Integrated Circuit). In: Southern Conference on Programmable Logic, 2006, Mar Del Plata. Southern Conference on Programmable Logic, 2006. v. 0. p. 99-105.
7.   SILVA, J. L. ; MARQUES, Eduardo . Executing Algorithms for Dynamic Dataflow Reconfigurable Hardware -The Operators Protocol. In: The 3th IEEE - International Conference on ReConFigurable Computing and FPGAs 2006, ReConFig 2006, 2006, San Luis Potosi. The 3th IEEE International Conference on ReConFigurable Computing and FPGAs 2006, ReConFig 06, 2006. v. 0. p. 1-6.
8.   SILVA, J. L. . Execution of algorithms using a Dynamic Dataflow Model for Reconfigurable Hardware - A purpose for Matching Data. In: The 6th IEEE - International Workshop System-on-Chip for Real-Time Applications, 2006, Cairo. The 6th IEEE International Workshop System-on-Chip for Real-Time Applications, 2006. v. 0. p. 1-8.
9.   LOPES, J. J. ; SILVA, J. L. ; MARQUES, Eduardo ; CARDOSO, J. M. P. . A Benchmark Approach for Compilers in Reconfigurable Hardware. In: The 6th IEEE - International Workshop System-on-Chip for Real-Time Applications - IWSOC 2006, 2006, Cairo. The 6th IEEE - International Workshop System-on-Chip for Real-Time Applications, 2006. v. 0. p. 1-8.
10.   SILVA, J. L. . RtrASSoc51-Adaptable Superscalar Reconfigurable Programmable System on Chip -The Reconfigurable tools for DSR a Development System. In: IP-SOC 2005 IP Based SoC Design Conference, 2005, Grenoble. IP-SOC 2005 IP Based SoC Design Conference, 2005. v. 0. p. 83-86.
11.   SILVA, J. L. ; PONTARA, Kelton Augusto . RtraSSoc - Adaptable, Superscalar, Reconfigurable, Programmable System on Chip - The Embedded Operating System - EOS. In: The 4th IEEE International Workshop on System-on-Chip for Real-Time Applications, 2004, Alberta. The 4th IEEE International Workshop on System-on-Chip for Real-Time Applications, 2004. v. 04. p. 283-286.
12.   SILVA, J. L. ; COSTA, R. M. ; JORGE, G. H. R. . RtrASSoc - An Adaptable Superscalar Reconfigurable System On Chip - The Simulator. In: The 3th IEEE International Workshop on System-on-Chip for Real Time Applications, 2003, Calgary, Alberta. The 3th IEEE International Workshop on System-on-Chip for Real Time Applications, 2003. v. 1. p. 196-200.
13.   SILVA, J. L. ; CRUVINEL, Paulo Estevão ; FONTOURA, L. . Análise do Desempenho de uma Arquitetura Paralela de Processadores DSP para Reconstrução de Imagens Tomográficas,com Uso de Diferentes Algoritmos de Comunicação Entre os Processos'. In: WSCAD´2003, 2003, São Paulo. Workshop em Sistemas Computacionais de Alto Desempenho, 2003. v. 1. p. 88-95.
14.   SILVA, J. L. ; COSTA, R. M. ; JORGE, G. H. R. . RtrASSoc - An Adaptable Superscalar Reconfigurable System-on-Chip. In: LAPTEC - The Fourth Congress of Logic Applied to Technology, 2003, Marília. Advances In Intelligent Systems and Robotics. Marília : Fundação de Ensino Eurípides de Marília, 2003. v. 2. p. 39-46.
15.   SILVA, J. L. ; MARQUES, Eduardo . Lógica Digital. In: Congresso da Sociedade Brasileira de Computação, 2002, Florianópolis. Curso de Qualidade, 2002.
16.   SILVA, J. L. ; MUCHERONI, Marcos L ; JORGE, G. H. R. ; CAVALHIERE, M. . A unified approach to Signal, Image Processing and Chaos Theory using DSPs. In: SHARC´2001 Conference, 2001, Boston. SHARC´2001 Conference, 2001. p. 215-219.
17.   SILVA, J. L. ; JORGE, G. H. R. . RtrAS8051 An Adaptable Superscalar Reconfigurable 8051 - Modules. In: Worcomp´2001 - Workshop de Computação, 2001, São José dos Campos. Workcomp´2001 - Workshop de Computação, 2001. p. 125-128.
18.   SILVA, J. L. ; C. S. JUNIOR ; Rodrigo P. Ciscom ; BUGATTI, I. G. ; KIRNER, Claudio ; ORDONEZ, Edward David Moreno . Manipulação de Interface Real Reconfigurável de Automação 3D MIR2A 3D. In: Workshop de Computação Reconfigurável CORE-2000, 2000, Marília. Reconfigurable Computing Experiences and Perspectives. Marília : Fundação Eurípides Soares da Rocha (FEESR), 2000. p. 180-183.
19.   SILVA, J. L. ; MUCHERONI, Marcos L ; ORDONEZ, Edward David Moreno . Modelando Caos e Processamento de Imagens com FPGA. In: , Workshop de Computação Reconfigurável CORE-2000, 2000, Marília. Reconfigurable Computing Experiences and Perspectives. Marília : Fundação Eurípides Soares da Rocha (FEESR), 2000. p. 222-225.
20.   SILVA, J. L. ; HUNG, D. L. ; ARAGãO, A. ; MARQUES, Eduardo ; HILLESLAND, K. . UB2 - A Recurrent Neural Network Based Scalable Systolic Array for Solving Simultaneous Linear Equations. In: 4th International Conference on Computer Science and Informatics, 1998, North Caroline. JCIS´98 - Fouth Joint Conference on information Sciences, 1998. v. 3. p. 93-96.
21.   SILVA, J. L. ; HUNG, D. L. ; ARAGãO, A. ; MARQUES, Eduardo ; HILLESLAND, K. . A Recurrent neural network based parallel machine for solving simultaneous linear equations.. In: Artificial Neural Networks in Engineering (ANNIE'97), 1997, St. Louis, Missuri. ANNIE´97 - Artificial Neural Networks in Engineering, 1997. v. 1. p. 987-992.
22.   SILVA, J. L. ; HUNG, D. L. ; ARAGãO, A. ; MARQUES, Eduardo ; HILLESLAND, K. . UB1 - A Recurrent Neural Network Based Parallel Machine for Solving Simultaneous Linear Equations.. In: Ivth Brazilian Symposium on Neural Network, 1997, Goiás. SBRN´97 - Ivth Brazilian Symposium on Neural Network, 1997. v. 1. p. 14-18.
23.   SILVA, J. L. ; FURUYA, N. ; SAITO, José Hiroki . DSPs Interconnection Using Optical Fiber Cables.. In: 40th Midwest Symposium Circuits and Systems (MWSCAS'97)., 1997, Sacramento, California. MWSCAS´97 - 40th Midwest Symposium Circuits and Systems, 1997. v. 1. p. 10-14.
24.   SILVA, J. L. ; MILANI, A. C. G. ; MUCHERONI, Marcos L . Elemento de Processamento do SPmm1 utilizando FPGA/VHDL.. In: IX SBAC-PAD 7 Simpósio Brasileiro de Arquitetura de Computadores - Processamento de Alto Desempenho - Workshop em Arquiteturas Reconfiguráveis - WAR, 1997, Campos do Jordão. IX SBAC-PAD 7 Simpósio Brasileiro de Arquitetura de Computadores - Processamento de Alto Desempenho - Workshop em Arquiteturas Reconfiguráveis - WAR, 1997. v. 1. p. 60-69.
25.   SILVA, J. L. ; POLIDO, M. F. . O Spmm1 - Sistema Paralelo Multi-Microcontrolador 1 para aplicações em Tempo Real. In: VII Semana de Informática, 1996, Maringá, PR. VII Semana de Informática, 1996. v. 1. p. 10-21.
26.   SILVA, J. L. ; POLIDO, M. F. . A kernel for the Spmm1 Multi-Microcontrolled Parallel System for Real-Time Applications. In: XI Congreso Chileno de Ingenieria Electrica, 1995, Punta Aremas. XI Congreso Chileno de Ingenieria Electrica, 1995. v. 1. p. 06-10.
27.   SILVA, J. L. ; KIRNER, Claudio ; MOTOYAMA, Shusaburo . Avaliação de Desempenho de um Computador a Fluxo de DadosMassivamente Paralela. In: VII SBAC-PAD 7 Simpósio Brasileiro de Arquitetura de Computadores - Processamento de Alto Desempenho, 1995, Canela, R.S.. VII SBAC-PAD 7 Simpósio Brasileiro de Arquitetura de Computadores - Processamento de Alto Desempenho, 1995. v. 1. p. 439-448.
28.   SILVA, J. L. ; KIRNER, Claudio ; MOTOYAMA, Shusaburo . A Fault-tolerant Massively Parallel Dataflow Computer. In: Sixty IASTED - ISMM International Conference on Parallel and Distributed Computing and Systems, 1994, Washington. Proceeding of the Sixth VI IASTED - ISMM International Conference on Parallel and Distributed Computing and Systems, 1994. v. 1. p. 323-327.
29.   SILVA, J. L. ; MILANI, A. C. G. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - Um Simulador do Hardware. In: 2a. Jornada USP-Sucesu de Informática e Telecomunicações. (SUCESUSP'94), 1994, São Paulo. SUCESUSP´94 - 2a. Jornada USP-Sucesu de Informática e Telecomunicações, 1994. v. 1. p. 9-17.
30.   SILVA, J. L. ; KIRNER, Claudio ; MOTOYAMA, Shusaburo . Processamento a Fluxo de Dados Tolerante a Falhas em um Computador Paralelo. In: v Simpósio de Computadores Tolerante a Falhas, 1993, São José dos Campos. V Simpósio de Computadores Tolerante a Falhas, 1993. v. 1. p. 96-112.
31.   SILVA, J. L. ; KIRNER, Claudio . Fault-Tolerant Data Flow Processing in a Parallel Computer. In: X International Conference of the Chilean Computer Scienc. Society, 1990, Santiago, Chile. X International Conference of the Chilean Computer Scienc. Society, 1990. v. 1. p. 245-255.
32.   SILVA, J. L. ; KIRNER, Claudio . Suporte para programação Dataflow em um Computador Paralelo. In: XXII Congresso Nacional de Informática, 1989, São Paulo. XXII Congresso Nacional de Informática, 1989. v. 1. p. 131-143.
33.   SILVA, J. L. ; KIRNER, Claudio . Development of the Basic Software of a Tagged-Token Data-Flow Machine. In: IX International Conference of the Chilean Computer Sciec. Society, 1989, Santiago, Chile. IX International Conference of the Chilean Computer Sciec. Society, 1989. v. 1. p. 217-230.
34.   SILVA, J. L. ; KIRNER, Claudio ; MARQUES, Eduardo . An Experience in Developing High-Speed Local Area Networks. In: 8th SCCC International Conference on Computer Science. Santiago, 1988, Santiago, Chile. 8th SCCC International Conference on Computer Science, 1988. v. 1. p. 87-99.
35.   SILVA, J. L. ; KIRNER, Claudio . Desenvolvimento do software básico de um Sistema Distribuído para aplicações em tempo real. In: XX Congresso Nacional de Informática, 1987, São Paulo. No XX Congresso Nacional de Informática, 1987. v. 1. p. 683-690.
36.   SILVA, J. L. ; KIRNER, Claudio . Protocolo de comunicação em um Sistema Distribuído baseado num Barramento Paralelo Centralizado. In: V Simpósio Brasileiro de Redes de Computadores, 1987, São Paulo. V Simpósio Brasileiro de Redes de Computadores, 1987. v. 1. p. 250-271.

Resumos expandidos publicados em anais de congressos (4)

1.   Zeli, R. P. ; SILVA, J. L. . ChipCFlow Uma Ferramenta para execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico em Hardware Reconfigurável Organização de Memória. In: http://www.ucs.br/ucs/extensao/agenda/eventos/erad/apresentacao, 2009, Caxias do Sul. 9a. Escola Regional de Alto Desempenho - ERAD 2009, 2009. p. 1-4.
2.   Zeli, R. P. ; SILVA, J. L. . Aplicação do Processo de Comunicação GSM em Robótica Móvel implementado sobre Ambiente Reconfigurável. In: II WICT Segundo Workshop de Iniciação Científica e Tecnológica - USP, 2008, São Carlos. II WICT Segundo Workshop de Iniciação Científica e Tecnológica, 2008. p. 1-4.
3.   Astolfi ; SILVA, J. L. . Execution of algorithms using a Dynamic Dataflow Model for Reconfigurable Hardware Commands in Dataflow Graph. In: SPL2007 - III Southern Conference on Programmable Logic, 2006, Mar del Plata. SPL2007 - III Southern Conference on Programmable Logic, 2006. v. 0. p. 1-8.
4.   SILVA, J. L. ; PONTARA, Kelton Augusto . RtrASSoc Adaptável Superscalar Reconfigurável Programável Sistema em Chip O Sistema Operacional Embutido Armazenamento e Alocação Vetorial. In: I WorkComp Sul, 2004, Santa Catarina. Anais do I WorkComp Sul, 2004.

Resumos publicados em anais de congressos (28)

1.   PONTARA, Kelton Augusto ; RODA, Valentim Obak ; SILVA, J. L. . C CONVERSION MODULE FOR A DYNAMIC DATA FLOW TOOL. In: 5th. IEEE Southern Programmable Logic Conference - SPL 2009, 2009, São Carlos. SPL - V Southern Programmable Logic Conference, 2009. p. 1-1.
2.   Zeli, R. P. ; SILVA, J. L. . Transmissão e Recepção de imagens via GSM em ambiente reconfigurável, aplicado a um Robô Móvel.. In: SIICUSP 2009, 2009, São Pauo. SIICUSP, 2009. p. 1-1.
3.   Zeli, R. P. ; SILVA, J. L. . Transmissão e Recepção de imagens via GSM em ambiente reconfigurável, aplicado a um Robô Móvel.. In: SIICUSP Simpósio Internacional de Iniciação Cientifica da Universidade de São Paulo, 2008, São Paulo. SIICUSP Simpósio Internacional de Iniciação Cientifica da Universidade de São Paulo, 2008. p. 1-1.
4.   Zeli, R. P. ; SILVA, J. L. . TRANSMISSãO E RECEPçãO DE IMAGENS VIA GSM EM AMBIENTE RECONFIGURáVEL APLICADO A UM ROBô MóVEL. In: I CIDTI Primeiro Congresso de Iniciação em Desenvolvimento Tecnológico e Inovação, 2008, São Carlos. I CIDTI Primeiro Congresso de Iniciação em Desenvolvimento Tecnológico e Inovação, 2008. p. 1-1.
5.   LUCCA, L. C. ; SILVA, J. L. . Acelerando software de identificação de objetos com hardware reconfigurável e modelo de fluxo de dados dinâmico. In: XV SIICUSP Simpósio Internacional de Iniciação Cientifica da Universidade de São Paulo, 2007, São Paulo. XV SIICUSP Simpósio Internacional de Iniciação Cientifica da Universidade de São Paulo, 2007. p. 1-1.
6.   LUCCA, L. C. ; SILVA, J. L. . Acelerando software de identificação de objetos com hardware Reconfigurável, baseado no modelo de fluxo de dados dinâmico. In: XV CIC Congresso de Iniciação Científica da Universidade Federal de São Carlos, 2007, São Carlos. XV CIC Congresso de Iniciação Científica da Universidade Federal de São Carlos, 2007. p. 1-1.
7.   SCHWAB, Daniela Castilho ; SILVA, J. L. . Aplicações Embarcadas com GPS acopladas ao MicroBlaze da Xilinx. In: XV CIC Congresso de Iniciação Científica da Universidade Federal de São Carlos, 2007, São Carlos. XV CIC Congresso de Iniciação Científica da Universidade Federal de São Carlos, 2007. p. 1-1.
8.   LOFRANO, Micail Cruz ; SILVA, J. L. . Interconectando Sistemas Embarcados com GPS Acoplados ao MicroBlaze da Xilinx. In: XV SIICUSP Simpósio Internacional de Iniciação Cientifica da Universidade de São Paulo, 2007, São Paulo. XV SIICUSP Simpósio Internacional de Iniciação Cientifica da Universidade de São Paulo, 2007. p. 1-1.
9.   SILVA, J. L. ; LOPES, J. J. . RtrASSoc - Adaptable Superscalar Reconfigurable System-on-Chip - HW/SW Codesign. In: 11 Simpósio Internacional de Iniciação Científica - SIICUSP´03, 2003, São Carlos. 11 Simpósio Internacional de Iniciação Científica - SIICUSP´03, 2003. v. 1.
10.   SILVA, J. L. ; JORGE, G. H. R. . Um Core 8051 Reconfigurável - Módulos. In: 10 Simpósio Internacional de Iniciação Científica, 2002, São Paulo. SIIC´2002, 2002.
11.   SILVA, J. L. ; ORDONEZ, Edward David Moreno ; BUGATTI, I. G. . Elevador Inteligente. In: I Seminário de Iniciação Científica da FEESR, 1999, Marília. I Seminário de Iniciação Científica, 1999. v. 1. p. 1-2.
12.   SILVA, J. L. ; ORDONEZ, Edward David Moreno ; BUGATTI, I. G. . Manipulador de Interface Real Reconfigurável de Automação 3D - MIR2A3D. In: I Seminário de Iniciação Científica da FEESR, 1999, Marília. I Seminário de Iniciação Científica da FEESR, 1999. v. 1. p. 1-1.
13.   SILVA, J. L. ; ORDONEZ, Edward David Moreno ; BUGATTI, I. G. . Projeto de um Computador Simplificado. In: I Seminário de Iniciação Científica da FEESR, 1999, Marília. I Seminário de Iniciação Científica da FEESR, 1999. v. 1. p. 1-1.
14.   SILVA, J. L. ; MOROSOWISH, L. . Projeto de um Kit de Ensino para Microprocessadores INTEL - 8088. In: V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1996, São Carlos. V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1996. v. 1. p. 1-1.
15.   SILVA, J. L. ; MILANI, A. C. G. . Spmm1 - Sistema Paralelo Multi-Microcontrolado 1 - Um Núcleo. In: V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1996, São Carlos, SP. V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1996. v. 1. p. 1-1.
16.   SILVA, J. L. ; DELCANO, C. . Aplicações de Lógica Fuzzy a um Sistema Microcontolado-uma implementação. In: V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1995, São Carlos. V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1995. v. 1. p. 1-1.
17.   SILVA, J. L. ; MILANI, A. C. G. . Spmm1 - Sistema Paralelo Multi-Microcontrolado 1 - Primitivas de Comunicação. In: V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1995, São Carlos, SP. V CIC - Congresso de Iniciação Científica da Universidade Federal de São Carlos. UFSCar, 1995. v. 1. p. 1-1.
18.   SILVA, J. L. ; MILANI, A. C. G. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 Descrição do Elemento de Processamento. In: XIII Congresso de Iniciação Científica e Tecnológica em Engenharia. EESC - USP, 1994, São Carlos, SP. XIII Congresso de Iniciação Científica e Tecnológica em Engenharia. EESC - USP, 1994. v. 1. p. 1-1.
19.   SILVA, J. L. ; MILANI, A. C. G. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 Descrição do Elemento de Processamento. In: II - CIC - Congresso de Iniciação Científica. UFSCar, 1994, São Carlos, SP. II - CIC - Congresso de Iniciação Científica. UFSCar, 1994. v. 1. p. 1-1.
20.   SILVA, J. L. ; DELCANO, C. . Aplicações de Lógica Fuzzy a um Sistema Microcontolado. In: II - CIC - Congresso de Iniciação Científica. UFSCar, 1994, São Carlos, SP. II - CIC - Congresso de Iniciação Científica. UFSCar, 1994. v. 1. p. 1-1.
21.   SILVA, J. L. ; DELCANO, C. . Aplicações de Lógica Fuzzy a um Sistema Microcontolado. In: XIII Congresso de Iniciação Científica e Tecnológica em Engenharia CICTE. EESC - USP, 1994, São Carlos, SP. XIII Congresso de Iniciação Científica e Tecnológica em Engenharia CICTE. EESC, 1994. v. 1. p. 1-1.
22.   SILVA, J. L. ; MILANI, A. C. G. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - Descrição do PO. In: II - CIC - Congresso de Iniciação Científica. UFSCar', 1994, São Carlos, SP. II - CIC - Congresso de Iniciação Científica. UFSCar, 1994. v. 1. p. 1-1.
23.   SILVA, J. L. ; MILANI, A. C. G. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Elemento Ponte.. In: XIII Congresso de Iniciação Científica e Tecnológica em Engenharia CICTE. EESC - USP, 1994, São Carlos, SP. XIII Congresso de Iniciação Científica e Tecnológica em Engenharia CICTE. EESC - USP, 1994. v. 1. p. 1-1.
24.   SILVA, J. L. ; RODRIGO, F. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Barramento Paralelo. In: II - CIC Congresso de Iniciação Científica. UFSCar, 1994, São Carlos, SP. II - CIC Congresso de Iniciação Científica. UFSCar, 1994. v. 1. p. 1-1.
25.   SILVA, J. L. ; RODRIGO, F. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Barramento Paralelo. In: XIII Congresso de Iniciação Científica e Tecnológica em Engenharia CICTE. EESC - USP, 1994, São Carlos, SP. XIII Congresso de Iniciação Científica e Tecnológica em Engenharia CICTE. EESC - USP, 1994. v. 1. p. 1-1.
26.   SILVA, J. L. ; MILANI, A. C. G. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - Um Simulador. In: CICTE - Congresso de Iniciação Científica e Tecnológica em Engenharia, 1993, São Carlos, SP. CICTE - Congresso de Iniciação Científica e Tecnológica em Engenharia, 1993. v. 1. p. 1-1.
27.   SILVA, J. L. ; OLIVEIRA, D. F. N. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Barramento Paralelo utilizando Microship PIC - um microcontrolador RISC. In: XII Congresso de Iniciação Científica e Tecnológica em Engenharia - CICTE, 1993, São Carlos, SP. XII Congresso de Iniciação Científica e Tecnológica em Engenharia - CICTE, 1993. v. 1. p. 1-1.
28.   SILVA, J. L. ; CARDOSO, G. B. . SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Elemento de Processamento utilizando INTEL 8051 um microcontrolador. In: XII Congresso de Iniciação Científica e Tecnológica em Engenharia. EESC, 1993, São Carlos. XII Congresso de Iniciação Científica e Tecnológica em Engenharia. EESC, 1993. v. 1. p. 1-1.

Apresentações de trabalho (1)

1.   SILVA, J. L. . Integração de Linguagens a Sistemas Embarcados. 2007. (Apresentação de Trabalho/Conferência ou palestra).

Produtos tecnológicos (1)

1.   SILVA, J. L. . Alarme Residencial Microprocessado. 1993.

Trabalhos técnicos (7)

1.   SILVA, J. L. . Xililnx University Program. 2006.
2.   SILVA, J. L. . Xilinx University Program. 2000.
3.   SILVA, J. L. . Xilinx University Program. 1998.
4.   SILVA, J. L. . Computação Reconfigurável. 1997.
5.   SILVA, J. L. . SPmm1 - Sistema Paralelo Multi-Microcontrolador I. 1995.
6.   SILVA, J. L. ; MILANI, A. C. G. . SPmm1 - Sistema Paralelo Multi-Microcontrolador I. 1995.
7.   SILVA, J. L. ; MARQUES, Eduardo . Projeto de Modernização do Laboratório de Sistemas Digitais - LaSD do ICMC-USP . 1995.

Demais tipos de produção técnica (1)

1.   SILVA, J. L. ; Cintra, A. R. ; HODOS, C. O. ; PAULA, C. V. L. ; Carlos Alexandre Matioli Globo ; ANDRADE, C. G. ; AUGUSTO, C. K. ; Danilo Augusto Peres ; ZANETTI, D. H. ; FERRARA, D. A. ; CARNEIRO, D. S. R. ; SHIMADA, D. H. T. ; SONSIN, E. C. ; PEREIRA, E. R. ; RIBEIRO, F. G. ; BUENO, F. C. ; BALIEIRO, F. M. ; PEREIRA, F. S. ; OLIVEIRA, G. N. B. ; MARTINS, G. D. ; SOAD, G. W. ; ARAUJO, H. ; ALVES, J. M. ; CAMARGO, J. C. ; RAMOS, J. C. D. ; TREVISANUTO, K. ; MARTINEZ, L. A. ; CIOFFI, M. E. ; PACHECO JUNIOR, M. A. ; TANIGUCHI, M. ; UENO, P. M. ; COSTA, R. S. ; GOUVEA, R. C. S. ; RODRIGUES, R. P. ; ALVES, R. A. R. ; MARCACINI, R. M. ; GOMES, R. T. ; PINTO, R. M. ; CAMPOS, S. O. ; VIANA, T. C. ; CARRAZEIRO, T. S. ; ANSELMO, V. C. ; CARRER NETO, W. ; Bruno Rafael Garcia . Computadores, Sociedade e ética Profissional, 74pg. 2008. (Desenvolvimento de material didático ou instrucional - Material Didático).

Tese de doutorado (1)

1.   Joelmir José Lopes. ChipCflow - Uma Ferramenta para Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico em Hardware Reconfigurável. Início: 2008. Tese (Doutorado em Ciências de Computação e Matemática Aplicada) - Instituto de Ciências Matemáticas e de Computação, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.

Dissertação de mestrado (2)

1.   Francisco de Souza Junior. ChipCflow - Validação e Implementação do Modelo de Partição e Protocolo de Comunicação no Grafo a Fluxo de Dados Dinâmico. Início: 2008. Dissertação (Mestrado em Mestrado Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior.
Orientador: Jorge Luiz e Silva.
2.   Lucas Barbosa Sanches. ChipCFlow Partição e Protocolo de Comunicação no Grafo a Fluxo de Dados Dinâmico. Início: 2007. Dissertação (Mestrado em Mestrado Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação.
Orientador: Jorge Luiz e Silva.

Iniciação científica (4)

1.   Jorge Luiz e Silva. ChipCflow - Uma Ferramenta para Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico em Hardware Reconfigurável Testes do Pré-Compilador C / VHDL. Início: 2009. Iniciação científica (Graduando em Engenharia de Computação) - Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo-Ensinar com Pesquisa.
Orientador: Jorge Luiz e Silva.
2.   Jefferson Willian Teixeira. ChipCflow - Uma Ferramenta para Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico em Hardware Reconfigurável - Implementando Protocolo de Instâncias. Início: 2008. Iniciação científica (Graduando em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo-Ensinar com Pesquisa.
Orientador: Jorge Luiz e Silva.
3.   Allan da Silva Pinto. ChipCflow - Uma Ferramenta para Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico em Hardware Reconfigurável - Circuito Matching e Instâncias. Início: 2008. Iniciação científica (Graduando em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo-Ensinar com Pesquisa.
Orientador: Jorge Luiz e Silva.
4.   Rodrigo Pascoal Zeli. Transmissão e Recepção de imagens via GSM em ambiente reconfigurável, aplicado a um Robô Móvel. Início: 2008. Iniciação científica (Graduando em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo-Ensinar com Pesquisa.
Orientador: Jorge Luiz e Silva.

Orientações de outra natureza (5)

1.   Ana Paula Catori de Souza. ChipCflow- Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável. Início: 2008. Orientação de outra natureza. Escola Estadual de Ensino Médio São Carlos. Universidade de São Paulo - PréIC.
Orientador: Jorge Luiz e Silva.
2.   Bhrenda Ingridy Ostan Coelho. ChipCflow- Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável. Início: 2008. Orientação de outra natureza. Escola Estadual de Ensino Médio São Carlos. Universidade de São Paulo - PréIC.
Orientador: Jorge Luiz e Silva.
3.   Camila Gabrieli Boni Placeres. ChipCflow- Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável. Início: 2008. Orientação de outra natureza. Escola Estadual de Ensino Médio São Carlos. Universidade de São Paulo - PréIC.
Orientador: Jorge Luiz e Silva.
4.   Natalia das Graças Moraes. ChipCflow- Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável. Início: 2008. Orientação de outra natureza. Escola Estadual de Ensino Médio São Carlos. Universidade de São Paulo - PréIC.
Orientador: Jorge Luiz e Silva.
5.   Simone Vieira de Souza. ChipCflow- Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável. Início: 2008. Orientação de outra natureza. Escola Estadual de Ensino Médio São Carlos. Universidade de São Paulo - PréIC.
Orientador: Jorge Luiz e Silva.

Dissertação de mestrado (12)

1.   Joelmir José Lopes. Benchmarks para Compiladores em Hardware Reconfigurável. 2007. 0 f. Dissertação (Mestrado em Mestrado Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior.
Orientador: Jorge Luiz e Silva.
2.   Vitor Fiorotto Astolfi. ChipCflow - Em Hardware Dinâmicamente Reconfigurável. 2007. Dissertação (Mestrado em Mestrado Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, .
Orientador: Jorge Luiz e Silva.
3.   Vasco Martins Correia. Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável - Protocolo para Operadores. 2006. Dissertação (Mestrado em Mestrado Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, .
Orientador: Jorge Luiz e Silva.
4.   Marcio Henrique Castilho Cardim. RtrASSoc51 - Módulo de Pipeline para um Processador Harward Superescalar Embarcado - PAHSE. 2005. 90 f. Dissertação (Mestrado em Ciência da Computação) - Centro Universitário Euripedes de Marília, .
Orientador: Jorge Luiz e Silva.
5.   Ricardo Luis Martins Veronesi. RtrASSoc51 Módulo de Comunicação I2C Reconfigurável rI2C. 2005. 110 f. Dissertação (Mestrado em Ciência da Computação) - Centro Universitário Euripedes de Marília, .
Orientador: Jorge Luiz e Silva.
6.   Cairo Gomide Júnior. Multiplexação de sinais de voz em redes IP. 2004. Dissertação (Mestrado em Ciência da Computação) - Centro Universitário Euripedes de Marília, .
Orientador: Jorge Luiz e Silva.
7.   Oswaldo Zanguetin Filho. RtrASSoc - Sistema em Chip Adaptável Superescalar Reconfigurável - Processador Superescalar Embutido. 2004. 134 f. Dissertação (Mestrado em Ciência da Computação) - Centro Universitário Euripedes de Marília, .
Orientador: Jorge Luiz e Silva.
8.   Kelton Augusto Pontara. RtraSSoc - Adaptável Superescalar Reconfigurável Programável Sistema em Chip - O Sistema Operacional Embutido. 2004. 78 f. Dissertação (Mestrado em Ciência da Computação) - Centro Universitário Euripedes de Marília, .
Orientador: Jorge Luiz e Silva.
9.   Alessandro Fornari. RtrASSoc - Adaptável Superescalar Reconfigurável Sistema em Chip - Uma Ferramenta para Reconfiguração. 2004. 118 f. Dissertação (Mestrado em Ciência da Computação) - Centro Universitário Euripedes de Marília, .
Orientador: Jorge Luiz e Silva.
10.   Ronaldo Martins da Costa. Microcontroladores em computação reconfigurável (Run-Time Reconfiguration - RTR) - uma aplicação. 2002. 130 f. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal de São Carlos, .
Orientador: Jorge Luiz e Silva.
11.   Alencar Cesar Gírio Milani. SPmm1 uma Máquina Paralela Reconfigurável. 1998. 160 f. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal de São Carlos, .
Co-Orientador: Jorge Luiz e Silva.
12.   Marcelo Figueiredo Polido. SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 para Aplicações em Tempo Real. 1996. 0 f. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal de São Carlos, .
Orientador: Jorge Luiz e Silva.

Trabalho de conclusão de curso de graduação (12)

1.   Vitor Fiorotto Astolfi. Comunicação entre Sistemas Embarcados utilizando Bluetooth. 2007. Trabalho de Conclusão de Curso. (Graduação em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação.
Orientador: Jorge Luiz e Silva.
2.   Vitor Fiorotto Astolfi. Processamento Concorrente em Algoritmos com Execução Orientada a fluxo de dados em Hardware Reconfigurável. 2007. Trabalho de Conclusão de Curso. (Graduação em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação.
Orientador: Jorge Luiz e Silva.
3.   Joelmir José Lopes. RtrASSoc - Adaptável Superscalar Reconfigurável Sistema em Chip - HW/SW Codesign . 2004. 0 f. Trabalho de Conclusão de Curso. (Graduação em Bacharelado Em Ciência da Computação) - Companhia de Habitação do Paraná, Fundação de Amparo À Pesquisa do Estado de São Paulo.
Orientador: Jorge Luiz e Silva.
4.   Alex Matias. RN2pr - Sistema Reconfigurável utilizando Redes Neurais para Reconhecimento de Padrões - Processamento de Imagens. 2004. 0 f. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Centro Universitário Euripedes de Marília.
Orientador: Jorge Luiz e Silva.
5.   Carlos Eduardo Thomaz. SER2G - Sistema Embutido Reconfigurável para Rastreamento de Gado. 2004. 0 f. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Centro Universitário Euripedes de Marília.
Orientador: Jorge Luiz e Silva.
6.   éder Fabríco Ernandes. EfpR - Um Sistema Embutido FingerPrint Reconfigurável . 2004. 0 f. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Centro Universitário Euripedes de Marília.
Orientador: Jorge Luiz e Silva.
7.   Marcos Vinicius Benites Cava. RN2pr - Sistema Reconfigurável utilizando Redes Neurais para Reconhecimento de Padrões - Processo e Aprendizagem. 2004. 0 f. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Centro Universitário Euripedes de Marília.
Orientador: Jorge Luiz e Silva.
8.   Michelli Andreza da Silva. Desenvolvimento de um Core para o Microcontrolador PIC. 2002. 0 f. Trabalho de Conclusão de Curso. (Graduação em Bacharelado Em Ciência da Computação) - Companhia de Habitação do Paraná.
Orientador: Jorge Luiz e Silva.
9.   Osvaldo Louro Neto. Desenvolvimento de um Core para o Microcontrolador PIC. 2002. 0 f. Trabalho de Conclusão de Curso. (Graduação em Bacharelado Em Ciência da Computação) - Companhia de Habitação do Paraná.
Orientador: Jorge Luiz e Silva.
10.   Vinícius Smania Ferreira. Desenvolvimento de um Core para o microcontrolador PIC. 2002. 0 f. Trabalho de Conclusão de Curso. (Graduação em Bacharelado Em Ciência da Computação) - Companhia de Habitação do Paraná.
Orientador: Jorge Luiz e Silva.
11.   Guilherme Henrique Renó Jorge. Um Core 8051 Reconfigurável Módulos de 8051. 2002. 0 f. Trabalho de Conclusão de Curso. (Graduação em Bacharelado Em Ciência da Computação) - Companhia de Habitação do Paraná, Fundação de Amparo À Pesquisa do Estado de São Paulo.
Orientador: Jorge Luiz e Silva.
12.   Vander Fernando Botelho Galvão. Desenvolvimento de Sistemas para Internet. 2002. 0 f. Trabalho de Conclusão de Curso. (Graduação em Bacharelado Em Ciência da Computação) - Companhia de Habitação do Paraná.
Orientador: Jorge Luiz e Silva.

Iniciação científica (16)

1.   Vitor Fiorotto Astolfi. Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável-O Processo de Reconfiguração Parcial - Estudos e Testes. 2006. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação.
Orientador: Jorge Luiz e Silva.
2.   Luiz Carlos Lucca. Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico para Hardware Reconfigurável Acelerando software de Identificação de Objetos. 2006. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Fundação de Amparo À Pesquisa do Estado de São Paulo.
Orientador: Jorge Luiz e Silva.
3.   Daniela Castilho Schwab. Aplicações Embarcadas com GPS acopladas ao NIOS da Altera. 2005. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
4.   Micail Cruz Lofrano. Interconectando Sistemas Embarcadas com GPS acoplados ao NIOS da Altera. 2005. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Instituto de Ciências Matemáticas e de Computação, Fundação de Amparo À Pesquisa do Estado de São Paulo.
Orientador: Jorge Luiz e Silva.
5.   Joelmir José Lopes. RtrASSoc - Adaptável Superescalar Reconfigurável Sistema em Chip - HW/SW Codesign. 2004. 0 f. Iniciação Científica. (Graduando em Ciência da Computação) - Centro Universitário Euripedes de Marília, Fundação de Amparo À Pesquisa do Estado de São Paulo.
Orientador: Jorge Luiz e Silva.
6.   Guilherme Henrique Renó Jorge. Um Core 8051 Reconfigurável - Módulos do 8051. 2001. 0 f. Iniciação Científica. (Graduando em Bacharelado Em Ciência da Computação) - Companhia de Habitação do Paraná, Fundação de Amparo À Pesquisa do Estado de São Paulo.
Orientador: Jorge Luiz e Silva.
7.   Alencar Cesar Gírio Milani. SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 Descrição do Elemento de Processamento. 1995. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
8.   Fernando Rodrigo. SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Barramento Paralelo. 1995. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
9.   Luciano Morosowish. Projeto de um Kit de Ensino para Microprocessadores INTEL - 8088. 1995. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
10.   Daniel Ferreira Nunes de Oliveira. SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Barramento Paralelo utilizando Microship PIC - um microcontrolador RISC. 1994. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
11.   Claudio Delcano. Aplicações de Lógica Fuzzy a um Sistema Microcontolado. 1994. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
12.   Giovani bertolini Cardoso. SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Microcontrolador INTEL 8051. 1994. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
13.   Alencar Cesar Gírio Milani. SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Elemento Ponte. 1994. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
14.   Giovani bertolini Cardoso. SPmm1 - Um Sistema Paralelo Multi-Microcontrolador 1 - O Elemento de Processamento . 1993. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Fundação de Amparo À Pesquisa do Estado de São Paulo.
Orientador: Jorge Luiz e Silva.
15.   Jorge Abel Greco. Software de Controle para um Subsistema de Comunicação. 1988. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.
16.   Maria Suzetti Rossigalli. Programa Monitor para um Elemento de Processamento. . 1986. 0 f. Iniciação Científica. (Graduando em Bacharel Em Ciências da Computação) - Universidade Federal de São Carlos, Conselho Nacional de Desenvolvimento Científico e Tecnológico.
Orientador: Jorge Luiz e Silva.

Orientações de outra natureza (1)

1.   Kelton Augusto Pontara da Costa. ChipCflow - Uma Ferramenta para Execução de Algoritmos Utilizando o Modelo a Fluxo de Dados Dinâmico em Hardware Reconfigurável - Módulo de Conversão C em Grafo a Fluxo de Dados. 2009. Orientação de outra natureza. (Pos-Graduação em Engenharia Elétrica) - Escola de Engeharia de São Carlos - USP.
Orientador: Jorge Luiz e Silva.

Data de processamento: Terça, 04/05/2010 16:24:53